|
Главная -> Современная электроника 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 [26] 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 отсутствуют (-триггеры. В этом случае могут быть использованы два пути построения счетчиков: можно или составлять JK-триггеры на основе имеющихся ИС, входящих в данную серию, или пытаться строить счетчики на основе других, более простых а) J AC 3 AC К < J С Рис. 39. Двоично-десятичные счетчики, выполненные с применением нетактируемых /К-триггеров и работающие в коде 8-4-2-1 (а) и 4-2-2-1 (б) типов Триггеров. В качестве примера на рис. 40 показаны схемы счетчиков, работающих в коде 8-4-2-1 и выполненных на тактируемых фронтом D-триггерах (рис. 40, а) и S/?-триггерах АС и Рис. 8-4- 40. Примеры двоично-десятичных -2-1), построенных на D-триггерах pax (б) счетчиков (код (а) и Si-тригге- (рис. 40, б). Синтез этих счетчиков проводится аналогично описанному выше синтезу счетчиков на (-триггерах, но с учетом особенностей применяемых триггеров. Рассмотрим, например, процесс синтеза счетчика 8-4-2-1 на 5/?-триггерах (рис. 40,6). Вопрос относительно сигналов на тактовых входах здесь решается так же, как и при применении 4 Заказ № 4 81 JK-триггеров. В частности, тактовые входы второго и четвертого триггеров в данном случае нужно соединить с прямым выходом первого триггера. Составляем далее таблицу потенциалов, которые должны присутствовать при различных состояниях счетчика на входах S и R второго и четвертого триггеров, совершающих недвоичные переходы (табл. 23). При заполнении Таблица 23
табл. 23 учитываем то, что в момент существования разрешающего перехода на тактовом входе нужно, чтобы было 5=1, /?=0, если триггер должен опрокинуться из нуля в единицу, и 5=0, R=\, если триггер должен перейти из единицы в нуль; если же триггер должен сохранить состояние нуль или единицу, то требуется, чтобы поддерживалось соответственно 5=0 при .любом R или i? = 0 при любом 5. В моменты, когда отсутствует переход единица - нуль на тактовом входе, сигналы на управляющих входах могут быть любыми. Переносим данные табл. 23 на диаграммы Вейча (табл. 24). Проведя минимизацию, можем написать: Таким образом, для построения асинхронного счетчика, работающего в коде 8-4-2-1, на тактируемых фронтом SR- Таблица 24 QzQi 00 01 б). QQ, 00 01 Q2Q1 S2 00 01 11 00 01 Q20, триггерах необходимы, кроме четырех триггеров, еще две ячейки «И». Что касается первого и третьего триггеров, то они в данном случае работают в режиме нормального двоичного счета и поэтому их управля.ющие входы соединяются с соответствующими выходами так, чтобы образовать нетактируемые Г-триг-геры. Схема счетчика 8-4-2-1 на 5Р-триггерах, как уже упоминалось выше, показана на рис. 40, б. Двоично-десятичные синхронные счетчики строятся, как правило, путем введения дополнительных логических связей в четырехразрядные синхронные двоичные счетчики. Синтез таких счетчиков принципиально не отличается от синтеза двоично-десятичных асинхронных счетчиков. Разница заключается лишь в том, что в синхронном счетчике имеют значение сигналы на 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 [26] 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 0.0122 |
|